10g/25g/50g/100g/200g/400g aoc | gigalight-凯发k8国际手机app下载

kostengünstiges optisches engine-design und vertikale integrationsprozessfähigkeit

zuverlässigkeitstest

mit dem zuverlässigkeitsexperiment von 168-stunden zu 500-stunden ist nicht nur die änderung der optischen leistungsparameter geringer, sondern auch die empfindlichkeit wird mit zunehmender performance der experimentierzeit immer besser. diese entdeckung untergräbt die traditionellen daten eines produktzuverlässigkeitsexperiments.

das allgemeine ergebnis des traditionellen zuverlässigkeitsexperiments besteht darin, dass die leistung des produkts mit der verlängerung der zuverlässigkeitsexperimentzeit immer schlechter wird und dann dem ausschuss nahe ist.

aber gigalight zieht die gleiche schlussfolgerung durch wiederholte validierung des transceiver-moduls nach änderung der testbedingungen: produktzuverlässigkeitsexperimente verbessern die produktqualität und die übertragungsleistung.

die experimentellen ergebnisse zeigen, dass:

  • die 100g cob-technologie kann durch industrielle zuverlässigkeitsstandards weitergegeben werden. daher müssen wir die zuverlässigkeitsanforderungen nicht reduzieren, da big data eine bessere umgebung als telekommunikation bietet.
  • 2) das 100g-luftdichtheitskonzept kann die langzeitleistung durch zuverlässigkeitstests verbessern. dies zeigt, dass zuverlässigkeit bei der herstellung von 100g eher ein notwendiger faktor als ein vermeidungsfaktor ist.
vorteile der cob-verpackung
  • low cost
  • small size
  • gute abdichtung
  • reife tech
  • automatisierung
  • cob tech zielt darauf ab, kosten zu senken und investitionen zu sparen. aufgrund dessen wird der nicht abgedeckte ic-chip ohne separate verpackung für den ic-chip direkt auf der leiterplatte befestigt, so dass die kosten reduziert werden. durch die direkte herstellung der schaltungsverbindungsleitung auf dem ic-chip werden mehr kosten eingespart als fortschrittliches packaging. daher neigt die cob-technologie dazu, zu einem weiter verbesserten ic-chip hin entwickelt zu werden.
    aufgrund der tatsache, dass der ic-chip kleiner ist als bei bauteilen mit führenden abständen, bietet cob hervorragende platzvorteile. die größe des wire-bonding-chips ohne ic-gehäuse ist geringer als das des dual-in-line-gehäuses, das etwa 1 / 4 abdeckt, wodurch mehr platz als bei leaded chip carrier (lcc) -verpackungen eingespart wird. cob tech kann auch in den anwendungsbereichen eingesetzt werden, für die andere verpackungen keine möglichkeit haben, dies zu erreichen.
    da der wärmeausdehnungskoeffizient zwischen den dichtungsmaterialien und der leiterplatte immer mehr aufeinander abgestimmt ist, wird die zuverlässigkeit weiter verbessert. in der vergangenheit wird aufgrund der fehlanpassung des wärmeausdehnungskoeffizienten zwischen dem dichtungsmittel und der leiterplatte eine übermäßige spannung in der schweißstelle zwischen dem chip und der leiterplatte erzeugt. bei der entwicklung von dichtungsmaterialien ist dieses problem nicht sehr offensichtlich. daher ist cob-technologie in mehr bereichen attraktiver.
    im bereich der halbleitertechnologie wird es auch in richtung cob-technik entwickelt. cmos-komponenten mit geringer verlustleistung eignen sich eher für cob-technologie mit begrenzter leistung. gleichzeitig ist cob-technologie wichtiger, da sich der ic-chip in richtung verbrauch und halbverbrauch entwickelt hat.
    viele in der cob-technologie enthaltene prozesse können eine automatische produktion realisieren. danach werden sich viele hersteller mehr für cob-tech interessieren.
    网站地图